新闻  |   论坛  |   博客  |   在线研讨会
贴片电感技术有望改变电路设计
jinlai2015 | 2017-02-17 11:36:25    阅读:326   发布文章

金籁电子小编给您分享一则关于贴片电感技术的最新消息:

美国加州大学柏克莱分校的科学家们表示已经找到一种可推动晶片贴片电感(on-chipinductor)技术进展的新方法,将有助于催生新一代微型射频(RF)电子与无线通讯系统设计。
加州大学的研究人员们深入探索在奈米磁铁(nanomagnet)中奈米材料合成的最新发展。根据加州大学柏克莱分校机械工程系教授LiweiLin表示,研究人员们发现,采用外覆绝缘层的磁性奈米粒子可使高频的晶片电感尺寸缩小,同时提升性能。
同时,「藉由其高截止频率提供良好的导磁率,从而降低在高频作业时的涡流损耗。」工程师们经常面对的问题是,在试图缩减晶片电感器尺寸的同时,还得保持其最佳电感与性能。LiweiLin表示这些困难主要来自于「基本科学以及工程实践约束」所造成的限制。
晶片贴片电感技术并未发生像电晶体技术一样的进展电晶体技术在过去40年来一直遵循摩尔定律。电感在电路上算是一款被动元件被归类于「超越摩尔定律」的领域,因此整合的是不会因摩尔定律而微缩的RF与MEMS等非数位化功能。
晶片贴片电感架构需要较大的面积,因为在其金属走线之间需要一定的长度、匝数、厚度与空间,以实现适当的电感与性能。然而,对于要求较大的面积则可能会因为在旋转线圈和半导体基板之间产生寄生效应而造成电感损失。
因此,贴片电感在微型化时必须添加磁性材料,但在这方面也带来其他的技术限制,「例如制程方案、相容于标准制程,以及材料的稳定度」,LiweiLin说,磁性材料在磁导率和频率响应方面存在一些限制。
新的贴片电感制造技术采用绝缘的奈米复合磁性物质作为填充材料来减少晶片贴片电感尺寸,以及提高达80%的电感,从而使晶片贴片电感缩减至少50%。此外,LiweiLin强调,它还具有使作业频率范围从GHz级扩展至10GHz的潜力。

他预计电感技术的这些进展可望在未来3-5年内落实应用于晶片制程中。

关注更多资讯,请登陆重庆金籁科技股份有限公司(证券简称:金籁科技 证券代码:870471)官网:www.cqjinlai.com 或拨打我们公司的热线电话:400-114-9558。也可关注微信13648497404或微信公众号“金籁科技电感厂家”,我们将竭诚为您服务。

*博客内容为网友个人发布,仅代表博主个人观点,如有侵权请联系工作人员删除。

参与讨论
登录后参与讨论
推荐文章
最近访客